首页> 外文OA文献 >A Novel Approach to Design 2-bit Binary Arithmetic Logic Unit (ALU) Circuit Using Optimized 8:1 Multiplexer with Reversible logic
【2h】

A Novel Approach to Design 2-bit Binary Arithmetic Logic Unit (ALU) Circuit Using Optimized 8:1 Multiplexer with Reversible logic

机译:使用具有可逆逻辑的优化8:1多路复用器设计2位二进制算术逻辑单元(ALU)电路的新方法

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Reversible circuit designing is the area where researchers are focussing more and more for the generation of low loss digital system designs. Researchers are using the concept of Reversible Logic in many areas such as Nanotechnology, low loss computing, optical computing, low power CMOS design etc. Here we have proposed a novel design approach for a 2-bit binary Arithmetic Logic Unit (ALU) using optimized 8:1 multiplexer circuit with reversible logic concept [1]. This ALU circuit can perform complement, transfer, addition, subtraction, multiplication, OR, XOR, NAND functions on given values. The ALU circuit has been simulated on Modelsim tool and synthesised for Xilinx Spartan 3E with Device XC3S500E with 200 MHz frequency. This 2-bit ALU using reversible logic is useful for the designs of low power loss systems.
机译:可逆电路设计是研究人员越来越关注于产生低损耗数字系统设计的领域。研究人员正在诸如纳米技术,低损耗计算,光学计算,低功耗CMOS设计等许多领域中使用可逆逻辑的概念。在这里,我们提出了一种使用优化的2位二进制算术逻辑单元(ALU)的新颖设计方法。具有可逆逻辑概念的8:1多路复用器电路[1]。该ALU电路可以对给定值执行补码,传输,加法,减法,乘法,OR,XOR,NAND功能。该ALU电路已在Modelsim工具上进行了仿真,并针对Xilinx Spartan 3E(具有200 MHz频率的Device XC3S500E)进行了合成。这种使用可逆逻辑的2位ALU对低功耗系统的设计很有用。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号